您所在的位置>首页>企业新闻>XC2V500-4FG256C.XC2VP70-5FFG1517C.产品图片

XC2V500-4FG256C.XC2VP70-5FFG1517C.产品图片

信息来源 : 网络发布时间:2014-01-15 02:09|1987次浏览

 

随着工艺技术从40 nm向28 nm的发展,不可避免的尺度效应改变了基本单元的电特性——芯片设计人员必须采用的晶体管和互联导线。这些新的晶体管级难题也导致了系统级IC体系结构、实现以及性能的改变。这些芯片级变化建立了新领域,系统设计人员必须在其中开辟新途径。

IC面市以来,工艺尺度一直在不断进展。在每一新工艺代,最小特征尺寸都减小了大约三分之一,最小的晶体管占据的面积也减小了两倍。同时,数字电路的最大时钟频率在增大,功耗也在降低,其变化都相对稳定。那么,在每一新工艺代,芯片设计人员能够为系统开发人员提供新IC,集成了更多的功能,速度更快,而功耗更低。但是,这些都一去不复返了。

今天,为了减小晶体管的尺寸,工艺开发人员不得不提供给芯片设计人员涉及到速度、功耗和成本的一系列复杂条件。芯片设计人员必须采用他们所有的工具,包括新的电路设计、新体系结构方法,并对算法进行根本的修改,以便能够以相竞争的价格继续实现更好的性能,而功耗在可接受范围内。目前为止,这些方法是有效的,但是系统设计人员对此并不了解。28-nm工艺代的确是系统设计的新时代:在这一时代,系统设计人员必须理解提供硅片的芯片设计人员面临的难题及其决定。

简单尺度的结束

工艺工程师认为,基本问题在于随着晶体管尺寸的减小,互联部分越来越短,电信号特性也在不断变化。随着晶体管的减小,它们无法自动提高速度,而是开始泄漏。那么,在28 nm,设计人员看到晶体管不再像以前那样在各方面都继续提升性能,而是出现了复杂的变化。您可以简单的减小40-nm硅氮氧化物栅极晶体管的尺寸,实现相对较低的圆晶成本。但是,您既不能实现最高速率,也不能实现最低功耗。您可以通过应变工程提高速度,采用高k/金属栅极(HKMG)堆减小泄漏电流,但是增加了成本。在一定程度上,您可以通过改变工作电压来综合考虑功耗问题。您可以通过控制晶体管的阈值电压,或者设计修改,应用体偏置,牺牲速度以减小泄漏电流。但是,对于所有应用,没有一个最佳平衡点,能够以最低功耗实现速度最快的晶体管。

 

该信息来源于网络,如有侵权,请及时与我们联系!QQ留言

用户评论

暂且没有评论!

您可以在此与其他用户分享您的想法(字数限制:不少于5个字符)

您将以游客身份发表评论,如果您是本站会员,可以 [点此登录],或者 [点此注册] 成为本站会员